dev, tech/embedded54 <img src="http://blogimgs.naver.com/nblog/ico_scrap01.gif" class="i_scrap" width="50" height="15" alt="본문스크랩" /> UART data transmission / reception based on s3c2440a SFR of UART- memory mapped! : 메모리에 접근 -> 송신 or 수신이 이루어짐 1. configuration (CON)2. Status (STAT) - hw가 프로그래머에게 상태를 알려주기 위함, polling 방식에 주로 사용됨 - readonly 인 경우가 많다.3. Transmit (TX) 4. Receive (RX) start bit, data bits, stop bits를 맞춰줘야 함 overrun error - 아직 보내지 못한 데이터에 또 다른 데이터가 들어와서 덮어써버림 : 오류 발생parity error - 홀짝수 패리티에frame error - 해당하는 데이터의 끝을 알수 없는 경우break condition - 비정상적인 데이터, .. 2006. 7. 13. <img src="http://blogimgs.naver.com/nblog/ico_scrap01.gif" class="i_scrap" width="50" height="15" alt="본문스크랩" /> USTSTATn/UERSTATn reg. 데이터를 주고 받는 동안의 상태를 나타내어 주기 위한 레지스터- 송수신 상태 reg. UTRSTATn : non-fifo mode 시 주로 사용- 에러상태 reg. UERSTATn 2006. 7. 13. <img src="http://blogimgs.naver.com/nblog/ico_scrap01.gif" class="i_scrap" width="50" height="15" alt="본문스크랩" /> 실습문제 및 예제파일 공부합시다! 2006. 7. 13. <img src="http://blogimgs.naver.com/nblog/ico_scrap01.gif" class="i_scrap" width="50" height="15" alt="본문스크랩" /> 실습4. Interrupt Contoller 실습4. Interrupt Contoller- WDT 에서 인터럽트 발생하여 처리(IRQ) void Isr_Init(void) { //1. Clear WDT Pending bit clear in INTMSK //2. Clear WDT Sub pending bit clear in INTSUBMSK //3. Register ISR start Address rINTMSK = rINTMSK & ~(1 2006. 7. 13. 이전 1 ··· 8 9 10 11 12 13 14 다음